Repository logo
Communities & Collections
All of DSpace
  • English
  • العربية
  • Čeština
  • Deutsch
  • Ελληνικά
  • Español
  • Suomi
  • Français
  • Gàidhlig
  • हिंदी
  • Magyar
  • Italiano
  • Қазақ
  • Latviešu
  • Nederlands
  • Polski
  • Português
  • Português do Brasil
  • Srpski (lat)
  • Српски
  • Svenska
  • Türkçe
  • Yкраї́нська
  • Tiếng Việt
Log In
New user? Click here to register.Have you forgotten your password?
  1. Home
  2. Browse by Author

Browsing by Author "Larab, Abdelaziz"

Filter results by typing the first few letters
Now showing 1 - 1 of 1
  • Results Per Page
  • Sort Options
  • No Thumbnail Available
    Item
    Nouveau wrapper P1500 incorporant une structure bist pour le test des IP et des interconnexions d'un SoC
    (IEEE, 2005) Larab, Abdelaziz; Khouas, Abdelhakim
    Cette article présente une nouvelle architecture pour le test de modules pré-conçus « Intellectual Properties » (IP) et leurs interconnexions au niveau de systèmes intégrés sur une seule puce « System-On-Chip » (SOC). Cette nouvelle architecture de test combine la norme IEEE P1500 et la technique du test intégré « Built-In Self-Test » (BIST) dans une même structure de test configurable. L’architecture de test proposée permet principalement de réduire la surface de silicium additionnelle et d’assurer avec ses différents modes de test une bonne qualité de test sans dégradation de performances. Pour valider notre approche, nous avons comparé les surfaces obtenues pour certains circuits benchmark encapsulés en utilisant la nouvelle structure de test avec celles obtenues en utilisant une structure de test conventionnelle. Nous avons obtenu une moyenne de 5,35% de réduction de surface, le gain en surface varie entre 9,87% et 0,84%.

DSpace software copyright © 2002-2026 LYRASIS

  • Privacy policy
  • End User Agreement
  • Send Feedback
Repository logo COAR Notify